AMD Zen5、Zen6架構細節首次曝光:原生32核心直奔2nm工藝
AMD將在明年推出Zen5架構的銳龍8000系列、霄龍9005/8005系列,更下一代的Zen6架構也已經嶄露頭角,據說可以支援到史無前例的16通道記憶體。現在,MLID曝光了一份AMD架構路線圖,列出了Zen5、Zen6的不少細節,尤其是前者料很猛。
AMD Zen架構家族採取了波動式升級策略,一代大改、一代小改交替進行,例如Zen5就會是一次大改,Zen6則是一次小改。
Zen5架構代號Nirvana(涅槃),預計將IPC提升大約10-15%,對比Zen3 19%、Zen4 14%似乎不是很突出,但一則這是早期預估目標,不排除未來進一步提升,二則也要考慮頻率同步提升所帶來的效能增益。
另一點就是首次大規模應用「大小核」混合架構,搭檔Zen5c,但應該主要面向筆記本。
製程方面,CCD升級為3nm,IOD升級為4nm。
特別值得注意的是,Zen5將首次支援原生16核心的CCD,相比這幾代的8核心翻了一番,使得桌面主流32核心成為可能。
其他方面,一級資料快取容量從32KB增加到48KB,同時8路關聯升級為12路,不過一級指令快取仍是32KB, 二級快取仍是每核心1MB。
分支預測持續提升效能與精確度,資料預取持續改進,ISA指令與安全持續增強,吞吐能力也進一步擴大,包含8寬度的分派與重命名、6個ALU算術邏輯單元、4個載入與2個存儲,等等。
Zen6架構代號Morpheus(希臘神話夢神摩耳甫斯),製造流程將會進一步升級到CCD 2nm、IOD 3nm,而且CCD再次升級為原生32核心!
IPC效能預計再提升10%,同時加入人工智慧、機器學習的FP16指令,以及新的記憶體增強。
此外,Zen6據說還會有新的封裝技術,可能會將CCD堆疊在IOD之上,可以達到縮小晶片面積、提升內部通訊效率,但就沒辦法直接堆成64核心了。
Zen6大機率會繼續沿用AM5封裝接口,畢竟AMD承諾過要支援到2026年。