AMD Zen5大小核銳龍8050第一次現身消滅Intel兩大缺陷
Intel 12代酷睿引入了異構大小核,AMD搞的則是同構大小核,並已在現有的銳龍7040U系列上做了嘗試,使用Zen4、Zen4c的組合,下一代的銳龍8000系列移動版上將升級為Zen5、Zen5的搭檔。
根據此前傳聞,代號Strix Point的銳龍8050系列,將會配備最多4個Zen5、8個Zen5c核心,同時集成16個CU單元的RDNA3.5 GPU、算力翻番到20TOPS的二代銳龍AI引擎,熱設計功耗範圍依然是28-54W。
今天在網上看到了疑似銳龍8050處理器的CPU-Z、HWiNFO截圖,可以看到大量基本信息,尤其是4個大核、8個小核,而且都支持多線程技術,都支持AVX-512指令集。
這兩點,正是Intel大小核架構的致命缺陷。
無論Zen5還是Zen5c,每個核心的一級緩存都是完全一樣的,均包括32KB指令緩存、48K數據緩存,二級緩存則是每個大核單獨1MB,每四個小核共享1MB,最後所有核心共享三級緩存(容量檢測衝突疑為16MB)。
這種緩存體系,倒是和Intel的設計頗為相似。
不過最低6.3GHz、最高8.8GHz的頻率,明顯是檢測錯誤,畢竟現在還是工程樣品階段。
總之,AMD這種同構大小核看起來更加合理一些,性能和功能更完整,也能讓系統、軟件更好地適配支持。