Intel FPGA首發支持PCIe 5.0和CXL 2.0:性能、帶寬大幅提升
Intel今日發布首款支持PCIe 5.0和CXL功能的Agilex 7 FPGA R-Tile,現正批量交付中。據悉,Agilex 7 R-Tile FPGA(現場可編程門陣列)採用Intel 10nm SuperFin工藝製造,小芯片設計,基於R-Tile異構的多個模塊採用EMIB互聯。
相較其它FPGA,每個端口的PCIe 5.0帶寬速度提高了2倍,CXL帶寬提高了4倍,這領先於競爭對手即AMD旗下的賽靈思。
實測顯示,將帶有CXL內存的FPGA添加到基於第四代Intel至強可擴展處理器的服務器中,同時通過透明頁面放置(TPP)的高效內存頁管理技術,可將Linux性能提高18%。
此外,UnifabriX在多個性能基準測試中展示了其支持CXL的智能內存節點,而其中一項測試顯示,在處理科學計算工作負載時將可利用的第四代至強可擴展處理器核心數量提升至兩倍,HPCG(高性能共軛梯度)基準得分增加了28%。
基於此,新的FPGA解決方案將對包括數據中心、電信和金融服務在內的各行業組織在復雜混合工作負載中節約CPU開銷、提高效率、降低總擁有成本(TCO)、減少功耗等大有裨益。