英特爾Alder Lake處理器將迎來較當前旗艦產品多33%的核顯執行單元
英特爾即將推出的Alder Lake處理器的核顯(iGPU)設計方案,已經被@TUM_APISAK在Twitter上給曝光。與當前的旗艦產品相比,其執行單元(EU)增加了33% 。據悉,Tiger Lake處理器的核顯部分為96 EU / 768著色器,而Alder Lake處理器的核顯部分為32 EU / 256著色器。但因其採用了全新的設計,目前仍無法排除Sisoft錯誤地讀取了相關數據的可能。
WCCFTech推測,願意購買高端AlderLake-S處理器的用戶更有可能配備獨立顯卡。所以繼續在高端處理器上堆砌iGPU只會徒增芯片成本,並進一步削弱其面對AMD時的市場競爭力。
目前看到的核顯頻率為500MHz,不過隨著驅動完善和進一步的修訂,預計其可進一步提升至800MHz 至1GHz,性能達到0.5 T-Flops 左右。
當然,有關Alder Lake 處理器最有意思的一點,並不是其核顯部分或10nm 製程,而是它將引入全新的“大小核”架構設計。
英特爾希望此舉能夠在不犧牲性能的情況下,顯著提升Alder Lake 芯片在移動平台上的能源效率。
作為Tiger Lake 的繼任者,其將具有至少128 組EU,以提供令人印象深刻的原始性能,甚至與英偉達已停產的MX150 / 250(以及MX 350 和即將到來的MX450)搶奪市場份額。
圖形計算部門負責人Raja Koduri 已經表示,該公司計劃在可預見的未來,將每一代的性能提高一倍。照此推算,TGL 繼任者有望將性能數量也翻一倍。
結合Alder Lake 的大小核設計與新一代iGPU,下一代芯片的市場競爭會變得更加有趣。至於台式平台的Alder Lake S,其具有多達8 個大核+ 8 個小核,熱設計功耗達到了125W 。
據消息人士透露,Alder Lake 系列處理器或主要分為以下幾種。
Alder Lake-S:
● 8 大核+ 8 小核/ 集成GT1 核顯;
● 6 大核+ 無小核/ 集成GT1 核顯;
Alder Lake-P:
● 2 大核+ 8 小核/ 集成GT2 核顯;
● 6 大核+ 8 小核/ 集成GT2 核顯;
Alder Lake-M:
● 2 大核+ 8 小核/ 集成GT2 核顯。
此外參考舊有的Intel P 系列SKU,傳說中的Alder Lake P 或屬於主打具有高動態工作負載的Atom 服務器處理器產品線,而普通消費者顯然更期待面向移動平台的Alder Lake M 產品線。