Cadence推出GDDR6 IP方案基於三星7LPP極紫外光刻工藝
Cadence剛剛宣布,已經在三星7LPP工藝基礎上,完成了其GDDR6 IP的製造。這項進展,有望為其它SoC快速、便捷地整合對GDDR6內存的支持,奠定成功的基礎。Cadence的GDDR6 IP解決方案,包含了自家的Denali內存控制器、實體接口、以及驗證IP 。其控制器和PHY的每個引腳,支持高達16Gbps的數據傳輸。
此外,該方案的低誤碼率(Low BER)特性,可減少內存總線上的重試延遲、從而保障更高的內存帶寬。
該IP包屬於Cadence的參考設計,允許SoC 人員快速復制,以加速芯片的測試與推出。
通常情況下,GDDR 內存多被用於顯卡,但發展到GDDR6 這一代,事情變得有些不一樣。以美光為代表的許多企業,正試圖將GDDR6 推廣到其它應用場景。
Cadence 表示,除顯卡外,其GDDR6 IP 方案亦可用於人工智能/ 機器學習(AI / ML)、自動駕駛、自動數據採集系統(ADAS)、加密貨幣挖礦、高性能計算機(HPC)等領域。
通道模擬GDDR6 16G“數據眼”(圖自:Cadence 官網)
與此同時,作為全球最大的動態隨機存儲器(DRAM)製造商,三星也有益讓GDDR6 用於更多的非圖形應用場合。
據悉,7LPP 是三星最先進的製造工藝,在特定層級上使用了極紫外光刻(EUVL)。目前該技術被用於一款未具名的SoC 上,預計未來會有更廣泛的運用。
來自Cadence 的GDDR6 IP 方案,能夠極大地增強7LPP 工藝對SoC 芯片設計師的吸引力。遺憾的是,當前三星的EUVL 產能還極其有限。