EPI 首個 CPU 原型 EPAC1.0 已經到來 :RISC-V 架構和 22nm 工藝
在處理器方面,不僅中國和美國需要自主研發,歐洲也不願意受制於人。 法國等 10 個國家聯合發起了歐洲處理器計劃 (EPI), 自行開發高性能處理器 。 EPI 的第一個 CPU 原型 EPAC1.0 已經到來,採用 RISC-V 架構和 22nm 工藝。
歐洲 EPI 處理器計劃已經進行了好幾年,其中一個就是為歐盟的 HPC 超級計算機開發自己的處理器,但進展緩慢,原型 EPAC1.0 直到現在才出現。
EPAC1.0 處理器採用混合架構 ,CPU 內核是 SemiDynamics 開發的 Avispado, 基於開源的 RISC-V 架構,有 4 個核心 ,VPU 向量單元則是由巴塞羅那超級計算機中心(西班牙)和薩格勒布大學(克羅埃西亞)聯合開發的。
其他包括 L2 高速緩存 、STX 張量加速器、VRR 可變精度計算模組和法國開發的 SerDes 網路模組。
從這些單元來看 ,EPAC1.0 處理器的設計非常先進,集成了很多專用加速器,但實際性能並沒有暴露出來。
EPAC1.0 處理器使用的是格芯 22nm 工藝製造的,核心面積只有 27mm2, 不過頻率只有 1GHz, 應該是測試用的,首批產量只有 143 個,目前已經跑通程式。
下一代 EPAC 處理器將升級 12 奈米製程,採用先進的小晶片佈局。