應用材料突破邏輯芯片佈線方法可擴展到3納米節點上
全球最大的半導體設備和服務提供商應用材料(Applied Materials, Inc.)今天宣布,已經成功設計了先進邏輯芯片佈線的新方法,使其能夠擴展到3納米節點及以上。雖然尺寸縮小有利於晶體管的性能,但在互連佈線方面卻恰恰相反:較小的導線具有較大的電阻,從而降低了性能並增加了功耗。如果沒有材料工程方面的突破,從7納米節點到3納米節點,互連通道的電阻將增加10倍,從而抵消了晶體管擴展的好處。
應用材料公司已經開發出了一種全新的材料工程解決方案–Endura Copper Barrier Seed IMS。它是一種集成材料解決方案,在高度真空環境下將ALD, PVD, CVD, copper reflow, Surface treatment, interface engineering和metrology這7種不同的工藝技術整合在1個系統中。
在該系統中使用了selective ALD 替代了conformal,消除了通孔接口處的高電阻率障礙。該解決方案還包括銅回流技術,在狹窄的特徵中實現無空隙填充。通孔接觸界面的電阻降低了50%,提高了芯片的性能和功耗,並使邏輯擴展繼續到3 納米及以上。
應用材料公司高級副總裁兼半導體產品部總經理Prabu Raja說:“一個智能手機芯片有數百億個銅互連,佈線已經消耗了芯片三分之一的功率。在真空中整合多種工藝技術使我們能夠重新設計材料和結構,從而使消費者能夠擁有能力更強的設備和更長的電池壽命。這種獨特的集成解決方案旨在加速我們客戶的性能、功率和麵積成本路線圖”。