英特爾展望未來FPGA設計並介紹新型224G PAM4收發器
FPGA的全稱是“現場可編程門陣列”,而能夠以較低的功耗、將信號高速引入或推出的收發器,將是該領域在未來很長一段時間內的一個主戰場。據悉,FPGA有望迎來一個可充編輯邏輯的終極功能世界,通過引入多個收發器來提升帶寬,將是其設計的一個重要組成部分。
無論是SmartNIC、還是密集的服務器互聯拓補,都依賴於FPGA 開展初始部署和調整,然後才會轉向ASIC 。
長期以來,Xilinx 和Altera(已被英特爾收購)一直在努力壓過對手一頭,將收發器速率從26G / 28G,一路推升到了56G / 58G 。
2018 年的Arch Day 大會上,英特爾更是介紹了選用116G 收發器的M-系列10nm Agilex FPGA 方案。
據悉,基於以太網的116G“F-Tile”是一個獨立的小芯片模塊,通過嵌入式多芯片互連橋接(EMIB)技術與中央Agilex FPGA 相連,並且採用了與主FPGA 芯片不同的製程工藝。
而作為2020 英特爾架構日活動的一部分,該公司宣布其正在開發一款標稱速率達224G 的新型收發器模塊。其不僅支持PAM4 模式下的224G 收發(4-bit),還支持NRZ 模式下的112G 收發(2-bit)。
英特爾表示,新模塊使得下一代以太網協議棧成為可能,該公司計劃在2021 / 2022 後期準備就緒,並且向後兼容Agilex 的100 / 200 /400 GbE 棧。至於誤碼率或功耗等更多細節,目前暫不得而知。