Microchip推出用於OpenCAPI內存接口的DRAM控制器
隨著SMC 1000 8x25G串行存儲器控制器的推出,Microchip的子公司Microsemi正在進入一個新的市場。這是一個DDR4 DRAM控制器,使用OpenCAPI派生的開放存儲器接口(OMI)連接到主機處理器,OMI是一條以每通道25Gbps運行的高速差分串行鏈路。其目的是通過串行鏈路連接DRAM,使服務器能夠擴展到比傳統並行DDR接口更低的管腳數,從而達到更高的內存容量。
OpenCAPI是幾種競爭性高速互連標準之一,旨在超越PCI Express的性能和功能集。前兩個CAPI標準是在PCIe 3.0和4.0之上構建的,並提供了一種低延遲,緩存一致的協議。版本3通過將規範從IBM轉移到新的聯盟獲得了Open-prefix,,OpenCapi3.0放棄了PCIe的基礎,轉而支持一個新的25Gbps鏈路。OpenCapi3.1的一個子集被稱為開放內存接口,它為訪問內存提供了一個與介質無關的低延遲協議。有可用於實現此接口的主機或目標端的開放IP,以及用於設計驗證的不斷增長的商業工俱生態系統。
Microchip SMC 1000 8x25G毫不奇怪地使用8通道開放式存儲器接口連接到主機,並且在下游側它具有帶ECC的單通道DDR4-3200控制器並支持四級存儲器。SMC 1000的核心是SERDES,具有一些額外的功能,允許CPU使用84引腳連接代替288針DIMM接口,而不會犧牲帶寬,並且與附加到的LRDIMM相比,只會產生額外4ns的延遲一個CPU內存控制器。該芯片本身採用17×17 mm封裝,典型功耗低於1.7W,支持動態下降到OMI鏈路上的四個或兩個通道,以便在不需要全部25GB/s帶寬時節省功耗。
在主機方面,支持開放內存接口的第一個平台將是IBM的POWER9處理器,預計將在本月晚些時候的OpenPower峰會上宣布更多細節。從IBM的角度來看,支持開放內存接口允許它們在相同大小的芯片上包含更多的內存通道,並提供到DDR5和NVDIMM或其他內存技術的前向兼容升級路徑,因為這些接口的詳細信息現在在DDIMM上處理,而不是在DDIMM上處理。