Synopsys宣佈為三星5nm、4nm、3nm工藝奠定良率學習平台基礎
集成電路設計自動化軟件領導企業新思(Synopsys)近日宣布,面向三星7LPP(7nm Low Power Plus)和更先進工藝的良率學習平台設計取得最大突破,也為三星後續5nm、4nm、3nm工藝的量產和良品率奠定了堅實基礎。量產探索平台(Yield Explorer)是一種複雜的芯片量產良品率學習平台,可用來分析芯片設計、晶圓廠生產、產品測試三大方面的數據,以便幫助工程師找到缺點、改進良品率、提高產能。
現代芯片設計和生產是極為複雜的過程,往往涉及幾千個步驟,需要花費數月時間,而芯片的最終良品率取決於整體設計、性能和功耗需求等,因此要想提高芯片生產的成功率,需要對各種因素進行細緻的分析。
根據路線圖,三星工藝近期有14nm、10nm、7nm、3nm三個重要節點,其中14nm會演化出11nm,10nm會演化出8nm,7nm則會演化出6nm、5nm、4nm。
而每種工藝往往又會根據性能、功耗的不同而分為多個版本,比如14nm分成了14LPE、14LPP、14LPC、14LPU,3nm則分成3GAE、3GAP,預計會採用全新的材料。
目前,三星已經完成5nm工藝的設計工作,正在加速推進投入量產,4nm則將在今年下半年完成開發,新思的新平台將在其中發揮巨大作用。