西部數據發布免費RISC-V內核SweRV處理器
西部數據(Western Digital)近日發布了基於RISC-V指令集的自研通用架構SweRV。SweRV內核是西部數據的幾個RISC-V項目之一,作為他們努力引領ISA(指令集架構)及其生態系統的一部分,還是他們向免授權CPU核心過渡的一部分。
基於RICS-V更開放的目標,SweRV的發布意味著第三方可以在自己的芯片設計中使用它,這不僅能推廣特定的核心設計,還能推廣RISC-V架構。
西部數據的RISC-V SweRV核心的RTL設計現在可以在GitHub上下載。該設計有Apache 2.0許可證,該許可證非常寬鬆(和非copyleft),允許核心免費使用,無論是否經過修改,無需任何修改即可以實物發布。
實際上,該許可證的要求非常少,除了要求適當的屬性外,唯一的顯著限制是第三方商不能給他們的產品打上西部數據的商標。
西部數據的SweRV架構是一個32bit順序執行架構,具有雙向超標量設計和9級流水線,採用28nm工藝技術實現,運行頻率達1.8GHz,可提供4.9 CoreMark/MHz的模擬性能,略高於Arm的Cortex A15架構。
該核心的開發人員計劃將其RISC-V內核用於西部數據的嵌入式設計,例如閃存控制器和SSD,但目前還不清楚何時投入使用。
作為RISC-V的主要支持者之一,西部數據認為,第三方使用其核心將有助於推動硬件和軟件設計人員採用RISC-V架構,這將確保西部數據未來的設計能獲得軟件開發人員更好的支持。
隨著RISC-V架構支持者越來越多的產品發布,是否意味著這個開源指令集架構(ISA)可以作為ARM和x86作為主處理器的替代品?
eetimes的作者Rick Merritt給出了肯定的答案,並指出了RISC-V還需要解決的問題。
Rick Merritt認為RISCV會成為Arm和x86作為主處理器的替代品,但還需要幾年的時間。其中一個問題是儘管ISA已經穩定數月,但仍未獲得正式批准。這是整個核心的規範,不過會有一些其它關鍵規格可能在今年獲得批准。一旦規範獲得批准,RISC-V基金會將會確定合規性測試的細節,企業可以通過測試以證明他們的產品符合規格。
另一個問題就是軟件,RISC-V基金會剛開始研究Linux啟動規範OpenSBI 0.1。除了Linux,Android,Windows或其它商用操作系統都沒有端口。
Jon Masters還特別指出,操作系統端口只是軟件冰山的一角。過去9年,他一直致力於標準版支持Arm 服務器的紅帽Linux。到目前為止,只有兩個商用系統已經通過認證可以運行。
不過,RISC-V的支持者表示,開源架構背後有不斷增長的100多個組織正逐步解決軟件問題。與此同時,個人支持者也在進行多方面的努力,包括LLVM編譯器和更多RTOS支持,預計很快將公佈。
到目前為止,除了西部數據,NVIDIA也計劃在其SOC中使用RISC-V控制器,Microsemi將在新的FPGA也使用它。另外,初創公司Abee Semi的RISC-V SoC獲得約2000萬套的訂單,用於智能手錶與健身手環。